

### دانشکده مهندسی کامپیوتر

## بسمه تعالی طراحی مدارهای منطقی نیمسال دوم ۹۹ تمرین (۳) مهلت تحویل ۲۴۰۰/۰۲/۰۷



دانشگاه صنعتی امیرکبیر

### نكات مهم:

- هنگام تحویل تمرینات، حتماً نام، نام خانوادگی و شماره دانشجویی خود را قید کنید.
- دانشجویان می توانند در حل تمرینات به صورت دونفره یا چندنفره با هم همفکری و بحث نمایند ولی هر شخص می بایست در نهایت جواب و استدلال خودش را به صورت انفرادی بنویسد و در صورت شباهت جوابهای دو یا چند نفر، تمامی افراد نمره را از دست خواهند داد!
  - تحویل تمرینات فقط به صورت الکترونیکی خواهد بود.
  - در نسخه الکترونیکی، صورت یا شماره سوالها نیز همراه پاسخها در فایل نوشته شود.
- برای تحویل نسخه الکترونیکی، تمرینات را قبل از موعد تحویل در سامانه مودل با فرمت pdf آپلود نمایید.
  - پاسخها و روال حل مسائل را به صورت دقیق و شفاف بیان کنید.
    - از خط خوردگی و نگارش ناخوانا بپرهیزید.
- اگر فکر می کنید سوالی چندین تفسیر دارد، با درنظر گرفتن فرضهای منطقی و بیان شفاف آنها در برگه، اقدام به حل آن نمایید.
  - واحدهای اعداد فراموش نشود!
- دانشجویان عزیز، تمرینات مشخص شده در «بخش اول: سؤالات اختیاری» برای تمرین بیشتر شما در منزل طراحی شده است و نیازی به تحویل جواب آنها نیست.
- برای حل تمرینهای اختیاری به کتاب راث که در سامانه courses به آدرس الله الله به الفتیاری به کتاب راث که در صورت بروز ابهام و سؤال در حل این https://courses.aut.ac.ir قرار دارد مراجعه کنید و در صورت بروز ابهام و سؤال در حل این تمرین ها، در زمان کلاس حل تمرین، به تدریسیار خود مراجعه نمایید.
  - بخش اول: سوالات اختيارى

مسائل شماره 8-10 ، 8-15-9و 44-9 از کتاب راث



#### دانشکده مهندسی کامپیوتر

# بسمه تعالی طراحی مدارهای منطقی نیمسال دوم ۹۹ تمرین (۳) مهلت تحویل ۲۴۰۰/۰۲/۰۷



دانشگاه صنعتی امیر کبیر

■ بخش دوم: سوالات اصلي

NOR در مدار زیر گیت NOT دارای تاخیر 5 نانوثانیه، گیت NAND دارای تاخیر 10 نانوثانیه و گیت NOT دارای تاخیر 12 نانوثانیه است. دیاگرام زمانی کامل سیگنالهای  $F_0$  C ،  $F_0$  C ،  $F_0$  C ،  $F_0$  C ،  $F_0$  مقدار  $F_0$  برابر با  $F_0$  میشود و پس در ابتدا مقدار  $F_0$  برابر با  $F_0$  میشود. آیا پالس ناخواسته (glitch) در خروجی مشاهده میشود؟ اگر بله، آیا این پالس در هر دو تغییر سیگنال  $F_0$  اتفاق میافتد یا فقط یک تغییر؟ دلیل این امر را تشریح کنید. (20 نمره)



2. با در نظر گرفتن تاخیر گیتها بصورت زیر، دیاگرام زمانی تابع Y = XY + X'YZ' + YZ و مقدار X برابر با Y و مقدار X برابر با X است. به مدت X نانوثانیه X برابر با X فرض کنید در ابتدا مقدار X برابر با X و مقدار X برابر با X این پالس در هر می شود و سپس X اتفاق می فقط روی یک تغییر X در مورد مشاهدات خودتان بحث کنید. (20 نمره)

a. Inverter: 5 ns

b. 2-input AND: 10 ns

c. 3-input AND: 15 ns

d. 2-input OR: 12 ns

e. 3-input OR: 17 ns

3. تابع زیر را به کمک یک دیکدر 3:8 با خروجی فعال-بالا پیادهسازی کنید. (10 نمره)

 $F(A, B, C) = \Sigma m(0, 3, 4, 6)$ 

4. یک دیکدر 5:32 با استفاده از چند دیکدر 3:8 و یک گیت NOT طراحی کنید. فرض کنید هر دیکدر 4:8 و یک گیت Enable فعال-بالا و یک Enable فعال-باین دارد. (20 نمره)



#### دانشکده مهندسی کامپیوتر

# بسمه تعالی طراحی مدارهای منطقی نیمسال دوم ۹۹ تمرین (۳)



دانشگاه صنعتی امیرکبیر

مهلت تحویل ۱۴۰۰/۰۲/۰۷

- 5. تابع زیر را بدون ساده سازی به کمک دیکدر و گیتهای موردنیاز پیاده سازی کنید. F(x,y,z)=(x'y'z'+x'y'z+xy'z')(xyz+xyz'+xy'z')
  - 6. یک دیکدر BCD به دهدهی طراحی کنید. (20 نمره)
  - 7. مدار معادل تابع زیر را با روشهای خواسته شده طراحی کنید. (30 نمره)

$$F(A, B, C, D, E) = \Sigma m (0,2,6,7,8,10,11,12,13,14,16,18,19,29,30) + \Sigma d(4,9,21)$$

D و C ،B ،A و کنترلی کنترلی 
$$1 \times 1$$
 با ورودیهای کنترلی

ب) با استفاده از مالتی پلکسر 
$$1 \times 8$$
 با ورودیهای کنترلی  $B$  ه  $A$  و  $B$  و گیتهای مورد نیاز

- 8. میخواهیم یک Priority Encoder با 8 ورودی طراحی کنیم به گونهای که همواره ما بین ورودی های ورودی های با اندیس زوج و فرد به ورودی با اندیس فرد اولویت دهد. در داخل هر دسته از ورودی های زوج و فرد نیز، این مدار به ورودی با اندیس بزرگتر اولویت میدهد. جدول ارزشهای این مدار را بکشید. (15 نمره)
  - 9. تابع خروجی مدار شکل زیر را بدست آورید. (15 نمره)



- ابتدا بدون ساده سازی مدار منطقی مربوط به تابع زیر را با استفاده از دیکدر 4:16 با خروجی فعال NOR مدار منطقی مربوط به تابع را با استفاده از جدول کارنو ساده کرده و آن را با روش تمام 30 پایین طراحی کنید. پیچیدگی سختافزاری این دو طرح را مقایسه کنید. 30 نمره)  $F(A,B,C,D) = (A\bar{B} + CD) \bigoplus A\bar{C}$ 



#### دانشكده مهندسي كامپيوتر

بسمه تعالی طراحی مدارهای منطقی نیمسال دوم ۹۹ تمرین (۳) مهلت تحویل ۲۴۰۰/۰۲/۰۷



دانشگاه صنعتی امیر <u>کبیر</u>

■ بخش سوم: سوالات امتيازي

11. تابع خروجی را در شکل زیر بدست آورید. (20 نمره)



موفق باشيد